电路板抗干扰设计原则

办公百科2022-04-15 17:03:39未知

电路板抗干扰设计原则

  一、PCB设计电源线布置原则:

  

  1.根据电流大小,尽量调宽导线布线。

  

  2.电源线、地线的走向应与信号的传递方向一致。

  

  3.在电路板的电源输入端应接上10-100μF的去耦电容。

  

  二、PCB设计地线布置原则:

  

  1.数字地与模拟地分开。

  

  2.接地线应尽量加粗,致少能通过3倍于电路板上的允许电流,一般应达2-3mm。

  

  3.接地线应尽量构成死循环回路,这样可以减少地线电位差。

  

  三、PCB设计去耦电容配置原则:

  

  1.电路板电源输入端跨接10-100μF的电解电容,若能大于100μF则更好。

  

  2.每个集成芯片的Vcc和GND之间跨接一个0.01-0.1μF的陶瓷电容。如空间不允许,可为每4-10个芯片配置一个1-10μF的钽电容。

  

  3.对抗噪能力弱,关断电流变化大的器件,以及ROM、RAM,应在Vcc和GND间接去耦电容。

  

  4.在单片机复位端“RESET”上配以0.01μF的去耦电容。

  

  5.去耦电容的引线不能太长,尤其是高频旁路电容不能带引线。

  

  四、PCB设计器件配置原则:

  

  1.时钟发生器、晶振和CPU的时钟输入端应尽量靠近且远离其它低频器件。

  

  2.小电流电路和大电流电路尽量远离逻辑电路。

  

  3.电路板在机箱中的位置和方向,应保证发热量大的器件处在上方。

  

  五 功率线、交流线和信号线分开走线

  

  功率线、交流线尽量布置在和信号线不同的板上,否则应和信号线分开走线。

  

  六、PCB设计其它原则:

  

  1.总线加10K左右的上拉电阻,有利于抗干扰。

  

  2.布线时各条地址线尽量一样长短,且尽量短。

  

  3.PCB板两面的线尽量垂直布置,防相互干扰。

  

  4.去耦电容的大小一般取C=1/F,F为数据传送频率。

  

  5.不用的管脚通过上拉电阻(10K左右)接Vcc,或与使用的管脚并接。

  

  6.发热的元器件(如大功率电阻等)应避开易受温度影响的器件(如电解电容等)。

  

  7.采用全译码比线译码具有较强的抗干扰性。

  

  为扼制大功率器件对微控制器部分数字元元电路的干扰及数字电路对模拟电路的干扰,数字地`模拟地在接向公共接地点时,要用高频扼流环。这是一种圆柱形铁氧体磁性材料,轴向上有几个孔,用较粗的铜线从孔中穿过,绕上一两圈,这种器件对低频信号可以看成阻抗为零,对高频信号干扰可以看成一个电感..(由于电感的直流电阻较大,不能用电感作为高频扼流圈).

  

  当印刷电路板以外的信号线相连时,通常采用屏蔽电缆。对于高频信号和数字信号,屏蔽电缆的两端都接地,低频模拟信号用的屏蔽电缆,一端接地为好。

  

  对噪声和干扰非常敏感的电路或高频噪声特别严重的电路,应该用金属罩屏蔽起来。铁磁屏蔽对500KHz的高频噪声效果并不明显,薄铜皮屏蔽效果要好些。使用镙丝钉固定屏蔽罩时,要注意不同材料接触时引起的电位差造成的腐蚀。


本文标签: ,电路板  ,工业设计  ,电路设计  ,标签  

相关推荐

猜你喜欢

大家正在看